SHERP

모바일 내장형 시스템을 위한 듀얼-포트SDRAM의 성능 평가 및 최적화
Performance Evaluation and Optimization of Dual-Port SDRAM Architecture for Mobile Embedded Systems

Cited 0 time in webofscience Cited 0 time in scopus
Authors
양회석; 김성찬; 박해우; 김진우; 하순회
Issue Date
2008-07
Publisher
한국정보과학회 = Korean Institute of Information Scientists and Engineers
Citation
정보과학회논문지: 컴퓨팅의 실제 및 레터, 제14권 제5호, pp. 542-546, 2008
Keywords
메모리 구조듀얼-포트SDRAM모바일 내장형 시스템
Abstract
최근 듀얼-프로세서 기반의 모바일 내장형 시
스템을 위한 듀얼-포트SDRAM이 발표 되었다. 이는 단일
메모리 칩이 두 프로세서의 로컬 메모리와 공유 메모리 역
할을 모두 담당하므로 공유 메모리를 위하여 추가의
SRAM 메모리를 사용하는 기존의 구조에 비해 더 간단한
통신 구조이다. 양 포트로부터의 동시적인 접근에서의 상호배타성을 보장하기 위하여 모든 공유 메모리 접근에는 특
수한 동기화 기법이 수반되어야 하는데 이는 잠재적인 성
능 악화의 원인이 된다. 이 논문에서는 이러한 동기화 비용
을 고려하여 듀얼-포트SDRAM 구조의 성능을 평가하고,
주 응용의 통신 특성을 고려하여 최적화한 락우선권 기법
과 정적복사 기법을 제안한다. 더 나아가, 공유 뱅크를 여
러 블록으로 나눔으로써 서로 다른 블록들에 대한 동시적
인 접근을 가능케 하여 성능을 개선하도록 한다. 가상 프로
토타이핑 환경에서 수행된 실험은 이러한 최적화 기법들이
기본 듀얼-포트SDRAM 구조에 비하여 20-50%의 성능 향
상을 가져옴을 보여준다.
ISSN
1229-683X
Language
Korean
URI
http://uci.or.kr/G300-jX1031049.v14n5p542

http://hdl.handle.net/10371/7985
Files in This Item:
Appears in Collections:
College of Engineering/Engineering Practice School (공과대학/대학원)Dept. of Computer Science and Engineering (컴퓨터공학부)Journal Papers (저널논문_컴퓨터공학부)
  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Browse