Publications

Detailed Information

Design of LC PLL for DDR5 Clock Buffer Application : DDR5 클락 버퍼를 위한 LC PLL의 설계

DC Field Value Language
dc.contributor.advisor정덕균-
dc.contributor.author이성준-
dc.date.accessioned2022-12-29T07:38:29Z-
dc.date.available2022-12-29T07:38:29Z-
dc.date.issued2022-
dc.identifier.other000000172084-
dc.identifier.urihttps://hdl.handle.net/10371/187716-
dc.identifier.urihttps://dcollection.snu.ac.kr/common/orgView/000000172084ko_KR
dc.description학위논문(석사) -- 서울대학교대학원 : 공과대학 전기·정보공학부, 2022. 8. 정덕균.-
dc.description.abstractThis thesis describes a wide-range, fast-locking LC PLL for DDR5 clock buffer application. To operate LC PLL at wide range of input frequency, proposed PLL uses LC VCO with 28GHz center frequency and calculates appropriate division ratio of programmable divider for certain input frequen-cy at transient state. Calculating division ratio is achieved by using integer counter and fractional counter, detecting frequency of input clock at transient state. After calculating division ratio, proposed PLL operates as 3rd order charge pump PLL with optimum current value to lock fast.
Proposed PLL is described with Systemverilog and simulation results shows that proposed LC PLL operates at 1 ~ 4.2GHz input frequency, while successfully acquires to lock at under 1μs. Also, LC-VCO is designed in a 40nm CMOS and simulation results shows that tuning range of VCO is ±9.25% with respect to center frequency of 28.2GHz, and VCO dissipates 26.4mW and phase noise is –104.86dBc/Hz at 1MHz offset, operating at center fre-quency with 1.1V supply voltage.
-
dc.description.abstract본 논문은 DDR5 Clock Buffer를 위한, 넓은 범위에서 빠르게 락을 하는 LC PLL에 대해서 설명한다. 넓은 범위의 입력 주파수에서 LC PLL을 동작하기 위해, 제안한 PLL은 28GHz가 중심 주파수인 LC VCO을 사용하여, 과도 상태에서 특정 입력 주파수에 알맞는 프로그램 가능한divider의 제수를 계산한다. 제수의 계산은 과도 상태에서 입력 클락의 주파수를 감지하는 정수 카운터와 소수 카운터를 통해 이루어진다. 제수의 계산 이후, 제안한 PLL은 빠르게 락을 하기 위한 최적의 전류 값으로 3차의 Charge pump PLL로 동작한다.
제안한 PLL은 systemverilog로 기술되었고 시뮬레이션 결과 제안한 LC PLL은 1 ~ 4.2GHz의 입력주파수에서 동작하며, 1us 이내에서 성공적으로 락을 한다. 또한, LC-VCO가 40nm CMOS 공정에서 설계되었고, 시뮬레이션 결과 VCO의 튜닝 범위가 중심 주파수 28.2GHz을 기준으로 ±9.25%이고, 중심 주파수와 1.1V 공급 전압에서 26.4mW의 전력을 소모하고, phase noise가 1MHz 오프셋에서 -104.86dBc/Hz임을 확인할 수 있었다.
-
dc.description.tableofcontentsCHAPTER 1 INTRODUCTION 1
1.1 MOTIVATION 1
1.2 THESIS ORGANIZATION 3
CHAPTER 2 BACKGROUND ON LC PLL 4
2.1 BASIS OF PLL 4
2.2 FREQUENCY RANGE AND LOCK TIME OF PLL 11
2.2.1 FREQUENCY RANGE 11
2.2.2 LOCK TIME 13
2.3 BASIS OF LC VCO 15
CHAPTER 3 DESIGN OF LC PLL FOR DDR5 CLOCK BUFFER 18
3.1 DESIGN CONSIDERATION 18
3.2 OVERALL ARCHITECTURE 20
3.3 OPERATION PRINCIPLE 24
3.4 IMPLEMENTATION OF LC VCO 33
3.5 ALTERNATIVE DESIGN CHOICE OF LC PLL FOR DDR5 CLOCK BUFFER 35
CHAPTER 4 SIMULATION RESULT 37
4.1 PLL 37
4.2 LC VCO 42
CHAPTER 5 CONCLUSION 46
BIBLIOGRAPHY 47
초 록 49
-
dc.format.extentVI, 49-
dc.language.isoeng-
dc.publisher서울대학교 대학원-
dc.subjectPLL-
dc.subjectLCVCO-
dc.subjectFractionalcounter-
dc.subjectProgrammabledivider-
dc.subjectClockbuffer-
dc.subjectDDR5-
dc.subjectSystemverilog-
dc.subject.ddc621.3-
dc.titleDesign of LC PLL for DDR5 Clock Buffer Application-
dc.title.alternativeDDR5 클락 버퍼를 위한 LC PLL의 설계-
dc.typeThesis-
dc.typeDissertation-
dc.contributor.AlternativeAuthorSung-Joon Lee-
dc.contributor.department공과대학 전기·정보공학부-
dc.description.degree석사-
dc.date.awarded2022-08-
dc.identifier.uciI804:11032-000000172084-
dc.identifier.holdings000000000048▲000000000055▲000000172084▲-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share