Publications

Detailed Information

Design of High-Speed PAM-4 Receiver with Nonlinearity Compensation for DRAM Test : DRAM 평가를 위해 비선형성 보상을 활용한 고속 PAM-4 수신기의 설계

DC Field Value Language
dc.contributor.advisor정덕균-
dc.contributor.authorKahyun Kim-
dc.date.accessioned2023-06-29T01:56:06Z-
dc.date.available2023-06-29T01:56:06Z-
dc.date.issued2023-
dc.identifier.other000000175457-
dc.identifier.urihttps://hdl.handle.net/10371/193247-
dc.identifier.urihttps://dcollection.snu.ac.kr/common/orgView/000000175457ko_KR
dc.description학위논문(석사) -- 서울대학교대학원 : 공과대학 전기·정보공학부, 2023. 2. 정덕균.-
dc.description.abstractIn this thesis, a design of high-speed single-ended PAM-4 receiver with adaptive nonlinearity compensating techniques for DRAM test is proposed. The receiver incorporates 3 parallel Cherry-Hooper continuous-time linear equalizers (CTLEs) and a 1-tap 9-coefficient adaptive decision feedback equalizer (DFE). CTLEs provide a variable gain with offset-canceling calibration. The DFE detects the level separation mismatch ratio (RLM) of the transmitted data and nonlinear distortion within the receiver analog front-end (AFE). The nonlinearity is compensated by simultaneously adapting 9 coefficients of the nonlinearity compensator.
The proposed receiver is fabricated in the 40nm CMOS technology, occupying 0.236 mm2. Measured in a 7-dB loss channel, the PAM-4 receiver achieves a data rate 48-Gb/s while BER being less than 10-12. Figure-of-merit (FOM) is shown as 0.42 pJ/b/dB while exhibiting energy efficiency of 2.97 pJ/b.
-
dc.description.abstract본 논문은 DRAM 평가를 위해 적응형 비선형성 보상 기술을 포함한 고속 단일 종단 4단계 펄스 진폭 변조 수신기의 설계를 제안한다. 수신기는 3개의 병렬 체리-후퍼 연속 시간 선형 등화기와 1-탭 9-계수 결정 피드백 등화기를 포함한다. 연속 시간 선형 등화기는 오프셋 제거 계측을 포함하여 가변적인 이득을 제공한다. 결정 피드백 등화기는 전송된 데이터의 레벨 불일치 비율과 수신기 아날로그 전단의 비선형성 왜곡을 탐지한다. 비선형성은 비선형성 보상기의 9 계수를 동시에 적응하여 보상한다.
제안된 수신기는 40 nm CMOS 공정으로 제작되었고, 0.236 mm2를 차지한다. 7-dB 손실 채널에서 측정하여, 4 단계 펄스 진폭 변조 수신기는 48-Gb/s의 속도에서 비트 오류율 10-12 이하를 달성하였다. 성능 지수는 0.42/pJ/b/Db로 나타났고, 전력 효율은 2.97 pJ/b로 나타났다.
-
dc.description.tableofcontentsCHAPTER 1 INTRODUCTION 1
1.1 MOTIVATION 1
1.2 THESIS ORGANIZATION 4
CHAPTER 2 BACKGROUNDS 5
2.1 ARCHITECTURE IN HIGH-SPEED INTERFACE 5
2.1.1 SERIAL LINK 5
2.1.2 MULTI-LEVEL PULSE-AMPLITUDE MODULATION 9
2.2 EQUALIZER 14
2.2.1 CONTINUOUS-TIME LINEAR EQUALIZER 14
2.2.2 DECISION-FEEDBACK EQUALIZER 20
2.2.3 ADAPTIVE EQUALIZER 23
CHAPTER 3 DESIGN OF PAM-4 RECEIVER WITH ADAPTIVE NONLINEARITY COMPENSATION 26
3.1 DESIGN CONSIDERATION 26
3.2 PROPOSED ARCHITECTURE 28
3.3 CIRCUIT IMPLEMENTATION 30
3.3.1 CONTINUOUS-TIME LINEAR EQUALIZER 30
3.3.2 NONLINEARITY-COMPENSATING DFE 34
3.3.3 EYE-OPENING MONITOR 43
3.3.4 DESERIALIZER 46
3.3.5 DIGITAL-TO-ANALOG CONVERTER 48
CHAPTER 4 MEASUREMENT RESULTS 50
4.1 DIE PHOTOMICROGRAPH 50
4.2 MEASUREMENT SETUP 52
4.3 MEASUREMENT RESULTS 55
CHAPTER 5 CONCLUSION 58
BIBLIOGRAPHY 59
초 록 62
-
dc.format.extentvii, 62-
dc.language.isoeng-
dc.publisher서울대학교 대학원-
dc.subjectPam-4 receiver-
dc.subject.ddc621.3-
dc.titleDesign of High-Speed PAM-4 Receiver with Nonlinearity Compensation for DRAM Test-
dc.title.alternativeDRAM 평가를 위해 비선형성 보상을 활용한 고속 PAM-4 수신기의 설계-
dc.typeThesis-
dc.typeDissertation-
dc.contributor.AlternativeAuthor김가현-
dc.contributor.department공과대학 전기·정보공학부-
dc.description.degree석사-
dc.date.awarded2023-02-
dc.identifier.uciI804:11032-000000175457-
dc.identifier.holdings000000000049▲000000000056▲000000175457▲-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share