Publications

Detailed Information

Constant Relative Gain DCO를 이용한 Adaptive Bandwidth PLL의 설계

DC Field Value Language
dc.contributor.advisor김재하-
dc.contributor.author최윤주-
dc.date.accessioned2017-07-14T02:49:49Z-
dc.date.available2017-07-14T02:49:49Z-
dc.date.issued2013-02-
dc.identifier.other000000009442-
dc.identifier.urihttps://hdl.handle.net/10371/122944-
dc.description학위논문 (석사)-- 서울대학교 대학원 : 전기·컴퓨터공학부, 2013. 2. 김재하.-
dc.description.abstract본 논문은 입력 디지털 코드 대 출력 주파수에 대한 이득이 동작주파수에 따라 비례하여 변화하는 디지털 제어 발진기(DCO)의 설계를 다룬다. 이득이 일정한 값으로 유지되는 기존의 많은 DCO들과 차이점을 가진다. 제안하는 DCO를 all digital PLL에 이용할 경우, 전체 시스템의 특성은 PVT 변화에 둔감하다. 그리고 별도의 calibration이나 adaptation없이 reference 클락의 주파수 변화에 따라 루프의 bandwidth가 비례하여 변화하도록 하는 adaptive bandwidth PLL을 간단하게 구현할 수 있다.
약 1:2 범위의 주파수 영역에서 동작하는 10bit 해상도의 DCO를 설계하였고, 설계 방법 및 그 결과를 논의하도록 한다. 이 DCO는 입력 디지털 코드가 한 단계 증가할 때마다 현재 출력 주파수 대비 1.0007배에 해당하는 주파수로 그 출력이 변화하며, 그 수치는 PVT 변화에 둔감하다. 또, 동작주파수가 1.66GHz일 때 약 1.22mW의 전력을 소모하며 device들의 잡음으로 인한 phase noise는 10MHz offset에서 약 -103dBC/Hz으로 나타났다. 설계한 DCO를 가지고 디지털 방식의 추가적인 회로나 calibration 과정이 전혀 없이 동작하는 adaptive bandwidth PLL을 설계하여 동작주파수나 회로의 PVT 조건과 관계없이 reference 클락의 주파수와 PLL의 bandwidth간의 비율이 항상 약 1/200으로 일정하게 유지됨을 확인하였다.
-
dc.description.tableofcontents초 록
목 차
그림 목차
표 목차
제1장 서론 1
1.1 All-Digital PLL 1
1.2 Adaptive Bandwidth PLL 3
1.3 논문의 개요 및 구성 4
제2장 Constant Relative Gain DCO의 설계 5
2.1 Constant Relative Gain DCO의 개념 5
2.2 Constant Relative Gain DCO의 설계 10
2.1.1 Ring Oscillator 10
2.1.2 Biasing Circuit(Constant gm Reference Circuit ) 11
2.1.3 Digitally Controlled Resistor(DCR) 16
2.1.4 5-bit Resolution DCO 19
2.1.5 Fine Resolution DCO 21
2.3 모의 실험 결과 27
2.3.1 입력 코드 대 출력 주파수 전달함수 27
2.3.2 기타 특성 31
제3장 Adaptive Bandwidth PLL의 설계 32
3.1 Adaptive Bandwidth PLL 33
3.1.1 PLL Architecture 33
3.1.2 모의 실험 결과 34
3.2 Dual Loop PLL 37
3.2.1 Dual Loop PLL의 Architecture 37
3.2.2 FSM의 설계 39
3.3 Dual Loop PLL에 대한 모의 실험 결과 41
3.3.1 Transient Simulation 41
3.3.2 Jitter Transfer 47
제4장 결론 48
참고 문헌 49
Abstract 51
-
dc.formatapplication/pdf-
dc.format.extent1333463 bytes-
dc.format.mediumapplication/pdf-
dc.language.isoko-
dc.publisher서울대학교 대학원-
dc.subjectAdaptive bandwidth PLL-
dc.subjectADPLL-
dc.subjectDCO-
dc.subjectPLL-
dc.titleConstant Relative Gain DCO를 이용한 Adaptive Bandwidth PLL의 설계-
dc.typeThesis-
dc.description.degreeMaster-
dc.citation.pagesvi,51-
dc.contributor.affiliation공과대학 전기·컴퓨터공학부-
dc.date.awarded2013-02-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share