Publications

Detailed Information

다중 전력 모드 설계를 위한 가변 지연 시간 버퍼 설계 및 제어 회로 분석 : Analysis on Adjustable Delay Buffer Design and Control Circuit for Multiple Power Mode Designs

DC Field Value Language
dc.contributor.advisor김태환-
dc.contributor.author김근호-
dc.date.accessioned2017-07-14T02:56:47Z-
dc.date.available2017-07-14T02:56:47Z-
dc.date.issued2014-02-
dc.identifier.other000000020787-
dc.identifier.urihttps://hdl.handle.net/10371/123085-
dc.description학위논문 (석사)-- 서울대학교 대학원 : 전기·정보공학부, 2014. 2. 김태환.-
dc.description.abstract디자인의 추세가 다중 전력 모드로 되면서, 공급 전력에 따른 클락 스큐 제한(clock skew constraint)을 만족시키는 것이 어려워졌다. 클락 스큐 제한을 만족시키기 위해서 제안된 것이 가변 지연 시간 버퍼(Adjustable Delay Buffer, ADB)이며, 가변 지연 시간 버퍼는 공급 전력의 변화에 따라 전파 지연(propagation delay)을 조절함으로써 클락 스큐 제한을 만족시켰다. 지금까지 가변 지연 시간 버퍼 관련 논문은 가변 지연 시간 버퍼를 회로에 삽입하는 최적화 알고리즘을 주로 다루었다. 이 논문에서는 가변 지연 시간 버퍼의 종류와 특징을 살펴보고, 가변 지연 시간을 조절하는 컨트롤 박스 로직의 실제 구현 방식을 알아보려 한다. 그리고 다중 전력 모드의 수에 따라 가변 지연 시간 버퍼에 연결되는 컨트롤 신호 라인(control signal line)의 전체 길이의 변화를 알아봄으로써 가변 지연 시간 버퍼의 사용이 회로에서 얼마만큼의 영역을 차지하는지 그 비중을 살펴보고자 한다.-
dc.description.abstractSatisfying the clock skew constraint is an important task in the clock tree synthesis. Furthermore, as the design trend moves to that of multiple voltage modes, in which the supply voltage changes as the execution of applications varies, meeting the clock skew constraint for all power modes becomes much hard since the clock signal delay also varies dynamically during the execution. Recently, many works have shown that adjustable delay buffer (ADB) whose delay is adjustable dynamically can effectively solve the clock skew variation problem in the multiple power modes.
In this paper, we characterize the CADB (capacitor based ADB), propose the algorithm which optimizes the capacitor of ADB and realizes the ADB control box logic, and see the optimal RSMT(Rectilinear Steiner Minimal Tree) of ADBs signal line.
-
dc.description.tableofcontents초록(22pt) i
목차(22pt) iii
표 목차(22pt) iv
그림 목차 v
제 1 장 서론 (16pt) 1
제 2 장 본문 3
2.1 CADB와 IADB의 특성 3
2.2 CADB 컨트롤 박스 로직 구현 14
2.3 ADB 컨트롤 박스에 연결되는 컨트롤 신호 라인의 길이 18
제 3 장 구현 21
제 4 장 결론 22
참고문헌 23
ABSTRACT 24
-
dc.formatapplication/pdf-
dc.format.extent801633 bytes-
dc.format.mediumapplication/pdf-
dc.language.isoko-
dc.publisher서울대학교 대학원-
dc.subject가변 지연 시간 버퍼-
dc.subject컨트롤 박스 로직-
dc.subject전파 지연-
dc.subject다중 전력 모드-
dc.subjectadjustable delay buffers-
dc.subjectcontrol box logic-
dc.subjectpropagation delay-
dc.subjectmultiple power mode-
dc.subject.ddc621-
dc.title다중 전력 모드 설계를 위한 가변 지연 시간 버퍼 설계 및 제어 회로 분석-
dc.title.alternativeAnalysis on Adjustable Delay Buffer Design and Control Circuit for Multiple Power Mode Designs-
dc.typeThesis-
dc.contributor.AlternativeAuthorKim Geunho-
dc.description.degreeMaster-
dc.citation.pagesvi, 24-
dc.contributor.affiliation공과대학 전기·컴퓨터공학부-
dc.date.awarded2014-02-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share