Publications

Detailed Information

Quadrature Resonant Clock with Frequency Tuning Capacitor and Amplitude Control Feedback Loop : 주파수 보정과 진폭 조절 피드백 루프를 포함한 쿼드러처 레조넌트 클럭의 설계

DC Field Value Language
dc.contributor.advisor정덕균-
dc.contributor.author윤창수-
dc.date.accessioned2020-10-13T02:54:20Z-
dc.date.available2020-10-13T02:54:20Z-
dc.date.issued2020-
dc.identifier.other000000162953-
dc.identifier.urihttps://hdl.handle.net/10371/169310-
dc.identifier.urihttp://dcollection.snu.ac.kr/common/orgView/000000162953ko_KR
dc.description학위논문 (박사) -- 서울대학교 대학원 : 공과대학 전기·컴퓨터공학부, 2020. 8. 정덕균.-
dc.description.abstractThis thesis presents a quadrature resonant clock generator for driving four 4.3-mm load wires with tuning capacitors and an amplitude control feedback loop. By using frequency tuning capacitors, which reduce the mismatch in op-eration and LC resonant frequencies, the proposed clock generator offers pow-er reduction by 20-25% compared with conventional CMOS clock driver and by 23-34% compared with conventional CML clock driver over a wide voltage swing. The amplitude control feedback loop, which determines the bias current of the negative gm cell, maintains the constant optimized clock swing over wide PVT variations. Measurement result from the prototype chip fabricated in 65 nm CMOS shows that total power consumption of the proposed quadrature res-onant clock is 11.92 mW in 7-GHz operation with four 559-fF load wire capac-itances. Measured period jitter is 573.6 fsrms and phase noise at 1MHz offset is -138.37 dBc/Hz.-
dc.description.abstract본 논문에서는 클럭 전달을 위한 4.3mm 전선을 통해 클럭을 전달하는 회로를 인덕터와 커패시터의 공진현상을 이용해서 저전력을 소모하여 설계할 수 있는 방법을 제시한다. 또한 두 개의 피드백 루프를 포함하고 있다. 주파수 조절을 위한 피드백 루프는 공진 주파수를 조절하여 동작 주파수와의 차이를 제거한다. 그렇게 함으로써 모든 주파수 조건에서 저전력, 고효율 동작이 가능해지며 위상 노이즈 및 지터 특성도 좋아진다. 진폭 조절을 위한 피드백 루프는 외부 조건이 변화하는 상황에서도 일정한 진폭을 가지는 클럭이 나오도록 한다. 이러한 내용들을 검증하기 위하여 65nm CMOS 공정을 이용하여 프로토타입 칩을 제작하였다. 전력 소모 측정 결과, 본 논문에서 제안하는 방식은 11.92mW의 전력을 소모한다. 또한 기존에 사용해왔던 CMOS 방식의 클럭 전달용 버퍼에 비해서는 같은 주파수 조건에서 약 20-25% 가량 적은 전력을 소모한다. 그리고 CML 방식의 버퍼와 같은 진폭을 가지는 경우로 비교하는 경우에는 약 23-34% 가량 적은 전력을 소모한다. 지터는 측정 결과 573.6fsrms로 확인되었고, 1MHz 오프셋에서의 위상 노이즈는 -138.37dBc/Hz로 측정되었다.-
dc.description.tableofcontentsCHAPTER 1 INTRODUCTION 1
1.1 MOTIVATION 1
1.2 THESIS ORGANIZATION 4
CHAPTER 2 BACKGROUND ON QUADRATURE RESONANT CLOCK 6
2.1 OVERVIEW 6
2.2 PRIOR WORKS 9
2.2.1 BASIC RESONANT CLOCKING SCHEME 9
2.2.2 STANDING-WAVE OSCILLATOR 12
2.2.3 RESONANT CLOCKING SCHEME USING MULTIPLE INDUCTORS 13
2.3 CONCEPT OF THE PROPOSED QUADRATURE RESONANT CLOCK WITH FREQUENCY TUNING CAPACITOR 16
2.4 INJECTION-LOCKED OSCILLATOR 19
2.4.1 SIMILARITY BETWEEN THE RESONANT CLOCKING AND THE INJECTION-LOCKED OSCILLATOR 19
2.4.2 BASIC PRINCIPLES OF THE INJECTION-LOCKED OSCILLATOR 21
2.4.3 PHASE DOMAIN RESPONSE 24
2.5 LC QUADRATURE OSCILLATOR 26
2.5.1 OVERVIEW 26
2.5.2 BASIC PRINCIPLES OF THE LC QUADRATURE OSCILLATOR 27
2.5.3 BI-MODAL OPERATION OF THE LC QUADRATURE OSCILLATOR 34
2.5.4 PHASE NOISE OF THE LC QUADRATURE OSCILLATOR 38
CHAPTER 3 DESIGN OF THE PROPOSED QUADRATURE RESONANT CLOCK 43
3.1 OVERVIEW 43
3.2 OVERALL ARCHITECTURE 44
3.3 LOAD WIRE DESIGN AND Q FACTOR CALCULATION 46
3.4 DESIGN OF THE LC QUADRATURE OSCILLATOR CORE 54
3.5 FEEDBACK LOOPS 59
3.5.1 FREQUENCY CONTROL LOOP 59
3.5.2 AMPLITUDE CONTROL LOOP 64
3.7 INJECTION CELL 69
3.7.1 OVERVIEW 69
3.7.2 SINGLE-PHASE PULSE INJECTION 70
3.7.3 QUADRATURE CLOCK INJECTION 74
CHAPTER 4 MEASUREMENT 76
4.1 OVERVIEW 76
4.2 POWER CONSUMPTION 80
4.3 INTERNAL AMPLITUDE MONITORING 83
4.4 OUTPUT CLOCK CHARACTERISTIC 86
4.5 SUMMARY 90
CHAPTER 5 CONCLUSION 92
BIBLIOGRAPHY 94
초 록 103
-
dc.language.isoeng-
dc.publisher서울대학교 대학원-
dc.subjectAmplitude control feedback loop-
dc.subjectclock distribution-
dc.subjectfrequency tuning-
dc.subjectinjection locking oscillator-
dc.subjectquadrature resonant clocking-
dc.subject주입 고정 발진기-
dc.subject주파수 조정-
dc.subject진폭 조절 피드백 루프-
dc.subject클럭 전달-
dc.subject쿼드러처 레조넌트 클럭-
dc.subject.ddc621.3-
dc.titleQuadrature Resonant Clock with Frequency Tuning Capacitor and Amplitude Control Feedback Loop-
dc.title.alternative주파수 보정과 진폭 조절 피드백 루프를 포함한 쿼드러처 레조넌트 클럭의 설계-
dc.typeThesis-
dc.typeDissertation-
dc.contributor.AlternativeAuthorChang-Soo Yoon-
dc.contributor.department공과대학 전기·컴퓨터공학부-
dc.description.degreeDoctor-
dc.date.awarded2020-08-
dc.identifier.uciI804:11032-000000162953-
dc.identifier.holdings000000000043▲000000000048▲000000162953▲-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share