Publications

Detailed Information

A design of multi-level single-ended transmitter for memory interfaces : 메모리 인터페이스를 위한 멀티 레벨 단일 종단 송신기 설계

DC Field Value Language
dc.contributor.advisor김수환-
dc.contributor.author정용운-
dc.date.accessioned2020-10-13T02:55:41Z-
dc.date.available2020-10-13T02:55:41Z-
dc.date.issued2020-
dc.identifier.other000000162833-
dc.identifier.urihttps://hdl.handle.net/10371/169324-
dc.identifier.urihttp://dcollection.snu.ac.kr/common/orgView/000000162833ko_KR
dc.description학위논문 (박사) -- 서울대학교 대학원 : 공과대학 전기·컴퓨터공학부, 2020. 8. 김수환.-
dc.description.abstract본 연구에서 메모리 인터페이스를 위한 멀티 레벨 송신기가 제시되었다. 프로세서와 메모리 간의 성능 차이가 매년 계속 증가함에 따라, 메모리는 전체 시스템의 병목점이 되고있다. 우리는 메모리 대역폭을 늘리기 위해 PAM-4 단일 종단 송신기를 제안하였고, 멀티 랭크 메모리를 위한 duobinary 단일 종단 송신기를 제안하였다.
제안된 PAM-4 송신기의 드라이버는 높은 선형성과 임피던스 정합을 동시에 만족한다. 또한 저항이나 인덕터를 사용하지 않아 작은 면적을 차지한다. 제안된 ZQ 캘리브레이션은 세개의 교정 점을 가지고 있어 송신기가 정확한 임피던스와 선형적인 출력을 갖게 한다. 프로토 타입은 65nm CMOS 공정으로 제작되었고 송신기는 0.0333mm2의 면적을 차지한다. 측정된 28Gb/s에서의 eye는 18.3ps의 길이와 42.4mV의 높이를 갖고, 에너지 효율은 0.64pJ/bit이다. ZQ 캘리브레이션과 함께 측정된 RLM은 0.993이다.
메모리의 용량을 늘리기 위해 하나의 패키지에 여러 개의 DRAM 다이를 수직으로 쌓는 패키징은 메모리의 중앙 패드 구조와 결합되어 짧은 반사를 야기하는 스텁을 만든다. 우리는 이 문제를 완화하기위해 반사 기반 duobinary 송신기를 제안했다. 이 송신기는 반사를 이용하여 duobinary signaling을 한다. 2탭 반대 강조 기술과 슬루 레이트 조절 기술이 신호 완결성을 높이기 위해 사용되었다. NRZ eye가 없는 10Gb/s에서 측정된 duobinary eye는 63.6ps 길이와 70.8mV의 높이를 갖는다. 측정된 에너지 효율은 1.38pJ/bit이다.
-
dc.description.abstractMulti-level transmitters for memory interfaces have been presented. The performance gap between processor and memory has been increased by 50% every year, making memory to be a bottle neck of the overall system. To increase memory bandwidth, we have proposed a PAM-4 single-ended transmitter. To compensate for the side effect of the multi-rank memory, we have proposed a reflection-based duobinary transmitter.
The proposed PAM-4 transmitter has the driver, which simultaneously satisfies impedance matching and high linearity. The driver occupies a small area due to a resistorless and inductorless structure. The proposed ZQ calibration for PAM-4 has three calibration points, which allow the transmitter to have accurate impedance and linear output. The ZQ calibration considers impedance variation of both the driver and the receiver. A prototype has been fabricated in 65nm CMOS process, and the transmitter occupies 0.0333mm2. The measured eye has a width of 18.3ps and a height of 42.4mV at 28Gb/s, and the measured energy efficiency is 0.64pJ/b. The measured RLM with the 3-point ZQ calibration is 0.993.
To increase memory density, the stacked die packaging with multiple DRAM die stacked vertically in one package is widely used. However, combined with the center-pad structure, the structure creates stubs that cause short reflections. We have proposed the reflection-based duobinary transmitter to mitigate this problem. The proposed transmitter uses reflection for duobinary signaling. The 2-tap opposite FFE and the slew-rate control are used to increase signal integrity. The measured duobinary eye at 10Gb/s has a width of 63.6ps and a height of 70.8mV while there is no NRZ eye opening. The measured energy efficiency is 1.38pJ/bit.
-
dc.description.tableofcontentsCHAPTER 1 INTRODUCTION 1
1.1 MOTIVATION 1
1.2 THESIS ORGANIZATION 8
CHAPTER 2 MUTI-LEVEL SIGNALING 9
2.1 PAM-4 SIGNALING 9
2.2 DESIGN CONSIDERATIONS FOR PAM-4 TRANSMITTER 16
2.2.1 LEVEL SEPARATION MISMATCH RATIO (RLM) 17
2.2.2 IMPEDANCE MATCHING 19
2.2.3 PRIOR ARTS 21
2.3 DUOBINARY SIGNALING 24
CHAPTER 3 HIGH-LINEARITY AND IMPEDANCE-MATCHED PAM-4 TRANSMITTER 30
3.1 OVERALL ARCHITECTURE 31
3.2 SINGLE-ENDED IMPEDANCE-MATCHED PAM-4 DRIVER 33
3.3 3-POINT ZQ CALIBRATION FOR PAM-4 47
CHAPTER 4 REFLECTION-BASED DUOBINARY TRANSMITTER 57
4.1 BIDIRECTIONAL DUAL-RANK MEMORY SYSTEM 58
4.2 CONCEPT OF REFLECTION-BASED DUOBINARY SIGNALING 66
4.3 REFLECTION-BASED DUOBINARY TRANSMITTER 70
4.3.1 OVERALL ARCHITECTURE 70
4.3.2 EQUALIZATION FOR REFLECTION-BASED DUOBINARY SIGNALING 72
4.3.3 2D BINARY-SEGMENTED DRIVER 75
CHAPTER 5 EXPERIMENTAL RESULTS 77
5.1 HIGH-LINEARITY AND IMPEDANCE-MATCHED PAM-4 TRANSMITTER 77
5.2 REFLECTION-BASED DUOBINARY TRANSMITTER 84
CHAPTER 6 92
CONCLUSION 92
BIBLIOGRAPHY 94
-
dc.language.isoeng-
dc.publisher서울대학교 대학원-
dc.subjectmemory interface-
dc.subjectPAM-4 transmitter-
dc.subjectZQ calibration-
dc.subjectduobinary transmitter-
dc.subjectoutput driver-
dc.subject메모리 인터페이스-
dc.subjectPAM-4 송신기-
dc.subjectZQ 캘리브레이션-
dc.subjectduobinary 송신기-
dc.subject출력 드라이버-
dc.subject.ddc621.3-
dc.titleA design of multi-level single-ended transmitter for memory interfaces-
dc.title.alternative메모리 인터페이스를 위한 멀티 레벨 단일 종단 송신기 설계-
dc.typeThesis-
dc.typeDissertation-
dc.contributor.department공과대학 전기·컴퓨터공학부-
dc.description.degreeDoctor-
dc.date.awarded2020-08-
dc.identifier.uciI804:11032-000000162833-
dc.identifier.holdings000000000043▲000000000048▲000000162833▲-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share