Publications

Detailed Information

메모리 인터페이스용 다중 위상 DC-DC 변환기 설계 : Design of Multi-phase DC-DC Converter in Memory Interface

Cited 0 time in Web of Science Cited 0 time in Scopus
Authors

전주영

Advisor
정덕균
Issue Date
2023
Publisher
서울대학교 대학원
Keywords
Multi-phaseBuck ConverterInductor Current BalancingMemory Interface
Description
학위논문(박사) -- 서울대학교대학원 : 공과대학 전기·정보공학부, 2023. 8. 정덕균.
Abstract
ABSTRACT

메모리 인터페이스용 다중 위상 DC-DC 변환기 설계

본 논문에서는 메모리 인터페이스용 고전압 고전류를 위한 multi-phase DC-DC Buck 컨버터를 제안한다. 최근 개인 휴대용 device 및 laptop 등을 통하여 IT device를 통해 사용되는 data memory의 양이 기하급수적으로 증가함에 따라 cloud server의 증설이 되고 있으며 이에 따라 모든 시스템에 효율적이고 안정적인 Power의 공급은 필수적이다. 이러한 요구 조건을 만족하기 위하여 많은 구동 방식의 DC-DC 컨버터가 연구되고 있다.
제안하는 multi-phase DC-DC buck 컨버터는 고전류를 4-phase 로 각각 균등 분할하여 Power MOSFET 이 turn-on 될 때에 Ron 저항으로 인하여 발생할 수 있는 power loss를 줄이고, current balancing 회로를 통하여 각 phase가 synchronous 하게 동작을 할 수 있도록 설계하였다. 또한, memory device 가 순간적으로 구동하여 출력단에서 발생될 수 있는 voltage droop의 load transient response도 출력단에서의 즉각적인 current feedback을 통하여 빠르게 대응을 할 수가 있다.
본 논문에서 제안하는 회로는 CMOS 0.18 ㎛ 공정에서 설계되었으며, Active area가 5000㎛ X 5000㎛ 로 설계하였다. 동작 주파수는 1 ~ 1.5 MHz, 입력 전압 범위는 12V/5V이며, 출력 전압은 5.3V/1.1V이며, 각각 93.3%/93.8% 의 효율을 가진다.

주제어 : Multi-phase, Buck Converter, Inductor Current Balancing, Memory Interface

학번 : 2018-30775
ABSTRACT

Design of Multi-phase DC-DC Converter in Memory Inteface

In this thesis, design of multi-phase DC-DC buck converter in memory interface is proposed. Recently, as the amount of data memory used through IT devices through personal portable devices and laptops increases exponentially, cloud servers are being expanded, and accordingly, efficient, and stable power supply to all systems is essential. To satisfy these requirement, various types of DC-DC converters are being researched.
The proposed multi-phase DC-DC buck converter equally divides the high current into 4-phases to reduce the power loss that may occur due to the Ron resistor when the power MOSFET is turned on, and each phase is synchronous through a current balancing circuit. It is designed to work smoothly. In addition, the load transient response of voltage droop that can occur at the output stage due to the instant drive of the memory device can be quickly responded through the immediate current feedback from the output stage.
The circuit proposed in this paper was designed in a CMOS 0.18 ㎛ process, and the active area was designed as 5000㎛ X 5000㎛. The operating frequency is 1 ~ 1.5 MHz, the input voltage range is 12V/5V, the output voltage is 5.3V/1.1V, and the efficiency is 93.3%/93.8%, respectively.

Keywords : Multi-phase, Buck Converter, Inductor Current Balancing, Memory Interface

Student number: 2018-30775
Language
kor
URI
https://hdl.handle.net/10371/196461

https://dcollection.snu.ac.kr/common/orgView/000000177702
Files in This Item:
Appears in Collections:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share