Publications

Detailed Information

출력 전압에 따른 대기 전류 조절 가능한 Low-Dropout Regulator

DC Field Value Language
dc.contributor.advisor김수환-
dc.contributor.author이병규-
dc.date.accessioned2017-07-14T02:43:57Z-
dc.date.available2017-07-14T02:43:57Z-
dc.date.issued2017-02-
dc.identifier.other000000141154-
dc.identifier.urihttps://hdl.handle.net/10371/122842-
dc.description학위논문 (석사)-- 서울대학교 대학원 : 전기·정보공학부, 2017. 2. 김수환.-
dc.description.abstractLow-dropout regulator (LDO) 는 일반적인 선형 전압 regulator 에 비해 적은 컴포넌트로 설계가능하며 ripple 및 잡음에 있어서 더 나은 특성을 지닌다. 이에 따라 제작에도 용이하고 비용 또한 저렴한 장점이 있다. 또한 작은 dropout 전압으로 인해 높은 전압 효율을 가진다. 따라서 배터리로 동작되는 장치와 같은 낮은 공급 전압 환경에서 사용하기 유리하다.
일반적으로 LDO 에서는 여러 개의 출력 전압에 대해서 동작하도록 설계하는데, 본 논문에서는 효율적인 전력 소모를 위해서 출력 전압에 따라 대기 전류 (quiescent current) 가 조절 가능한 LDO 에 대해 다룬다.
설계된 LDO는 전체 구동가능 전류 및 출력 전압 범위에서 65°의 위상여유를 얻었으며, 0.13um CMOS 공정에서 설계되었다. 기준 전압 발생기(Bandgap Voltage Reference)를 포함하여 68.67uA의 대기 전류를 소모하며, 10uF의 외부 커패시터를 출력 단에 연결하여 최대 13mA의 부하전류를 구동가능하다.
-
dc.description.tableofcontents제 1 장 서 론 1
제 1 절 연구의 배경 1
제 2 절 논문의 구성 3

제 2 장 LDO 회로 4
제 1 절 LDO 회로의 기본 동작 원리 4
제 2 절 LDO 회로의 Design Issue 6
1. LDO 회로의 성능 측정 기준 6
2. LDO 회로의 안정성 문제 / 상충관계 9

제 3 장 제안하는 LDO 회로 12
제 1 절 회로구조 12
제 2 절 회로설계 18
1. 안정성 분석 18
2. 부하 전류 변동률 / 선로 전압 변동률 분석 20
3. 잡 음 22

제 4 장 시뮬레이션 결과 / Layout 25
제 1 절 LDO 동작 및 검증 회로 25
제 2 절 성능 검증 26
1. Dropout 전압 26
2. 부하 과도 응답 27
3. 선로 과도 응답 28
4. 전반적 성능 28
제 3 절 Layout 29

제 5 장 결 론 30

참고문헌 31
Abstract 32
-
dc.formatapplication/pdf-
dc.format.extent831649 bytes-
dc.format.mediumapplication/pdf-
dc.language.isoko-
dc.publisher서울대학교 대학원-
dc.subjectLDO-
dc.subject.ddc621-
dc.title출력 전압에 따른 대기 전류 조절 가능한 Low-Dropout Regulator-
dc.typeThesis-
dc.description.degreeMaster-
dc.citation.pages39-
dc.contributor.affiliation공과대학 전기·정보공학부-
dc.date.awarded2017-02-
Appears in Collections:
Files in This Item:

Altmetrics

Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.

Share