Detailed Information

10 GHz 단일 위상 분주 방식 주파수 분배기 설계 : 10 GHz TSPC(True Single Phase Clocking) Divider Design

Cited 0 time in Web of Science Cited 0 time in Scopus

김지훈; 최우열; 권영우

Issue Date
한국전자파학회 논문지, Vol.17 No.8, pp.732-738
10 GHz까지 동작하는 주파수 1/2 분배기와 주파수 1/4 분배기를 설계하였다. 회로에 사용된 설계 방법은 단일 위상 분주 방식이다. 단일 위상 분주 방식 분배기는 단 하나의 클럭 신호만을 필요로 하고 회로를 구성하는 소자도 크기가 작은 능동 소자로 이루어져 구조가 매우 간단한 장점이 있다. 측정을 통하여 바이어스 전압이 높아질수록 free running 주파수와 동작 주파수 영역이 높아짐을 확인할 수 있었다. 주파수 1/2 분배기와 주파수 1/4 분배기 회로에 바이어스 전압 3.0~4.0 V, 입력 파워 16 dBm, 오프셋 전압 1.5~2.0 V, 10 GHz 입력 신호를 가했을 때 입력 주파수의 1/2, 1/4에 해당하는 5 GHz, 2.5 GHz의 출력 신호를 각각 얻을 수 있었다. 주파수 1/2 분배기의 레이아웃 크기는 500×500 um2이고 측정용 패드와 연결 부분을 제외한 순수한 레이아웃 크기는 50×40 um2이다.

Divide-by-2 and divide-by-4 circuits which can operate up to 10 GHz are designed. A design method used in these circuits is the TSPC(True Single Phase Clocking) topology. The structure of the TSPC dividers is very simple because they need only a single clock and purely consist of small sized cmos devices. Through measurements, we find the fact that in proportion to the bias voltage, the free running frequency increases and the operation region also moves toward a higher frequency region. For operating conditions of bias voltage 3.0~4.0 V, input power 16 dBm and dc- offset 1.5~2.0 V, 5 GHz and 2.5 GHz output signals divided by 2 and 4 are measured. The layout size of the divide-by-2 circuit is about 500×500 um2(50×40 um2 except pad interconnection part).
Files in This Item:
There are no files associated with this item.
Appears in Collections:

Related Researcher

  • College of Engineering
  • Department of Electrical and Computer Engineering
Research Area High Frequency Microelectronics, Microwave engineering, Radio Frequency Integrated Circuit, 초고주파 공학, 초고주파 시스템, 초고주파 집적회로


Item View & Download Count

  • mendeley

Items in S-Space are protected by copyright, with all rights reserved, unless otherwise indicated.